14.3.17

JK Flip-flop, T Flip-flop, RS Flip-flop, D Flip-flop

JK Flip-flop

J dan K pada rangkaian diatas merupakan masukan pengendali (menentukan apa yang dilakukan oleh flip-flop pada saat suatu pinggiran pulsa positif diberikan). Disaat nilai J dan K adalah low, maka tidak akan terjadi perubahan pada keluarannya. Saat J adalah low dan K adalah high maka menjadi reset. Saat J adalah high dan K adalah low, maka menjadi posisi set. 

JK Flip-flop menggabungkan fungsi dari RS Flip-flop dan T Flip-flop. JK flip-flop sering diaplikasikan sebagai komponen dasar suatu counter atau pencacah naik (up counter) ataupun pencacah turun (down counter). Sebelumnya kita ketahui :
  • ·         Flip flop adalah rangkaian yang memiliki fungsi pengingat
  • ·         Flip flop dapat dikelompokkan menjadi sinkron dan asinkron.
  • ·         Antara rangkaian flip-flop satu dan lainnya dibedakan berdasarkan cara penyimpanannya.
  • ·         Flip flop sinkron juga dapat dibagi ke dalam 2 bagian yaitu Flip flop edge triggered dan master slave.
  • ·      Sebuah flip flop master slave adalah kombinasi dari 2 buah penahan yang diatur oleh sinyal clock, untuk penahan pertama disebut master, dan untuk penahan yang kedua disebut slave.


J K Q CLK | Q+
-----------+----
0 0 0  ^  | 0
0 0 1  ^  | 1
0 1 0  ^  | 0
0 1 1  ^  | 0
1 0 0  ^  | 1
1 0 1  ^  | 1
1 1 0  ^  | 1
1 1 1  ^  | 0
X X Q  0  | Q
X X Q  1  | Q

Untuk dapat mengurangi outputan, kita dapat menggunakan next state table. Pada table ini terdapat 3 inputan (J,K, dan clock), hasil keluaran, dan hasil keluaran selanjutnya. Dengan menggunakan tabel ini dan menggunakan K map, kita bisa mendapatkan perhitungan karakteristik dari next state table ini / State equation. Dimana state equation menjelaskan sifat – sifat dari rangkaian sequential pada sebuah flip flop pada saat transisi atau perubahan. State Equation merupakan persamaan Boolean  yang dibentuk oleh fungsi saat ini dan fungsi saat inputan ditambah 1.

T Flip-flop
Rangkaian T Flip-flop dapat dibuat dari modifikasi RS flip-flop, D flip-flop ataupun JK flip-flop. Pada penjelasan kali ini, di T flip-flop akan diubah/dianggap untuk J dan K nya menjadi satu atau kita sebut T. Sifat dari T flip-flop ini adalah membalik outputan yang sebelumnya apabila inputan yang masuk adalah tinggi, dan tetap apabila inputan yang masuk adalah rendah.

RS Flip-flop

Pada RS Flip-flop, terdapat dua inputan masuk yaitu R dan S. Apabila kita ingin menyimpan suatu bit tinggi, maka nilai R rendah dan untuk S tinggi, begitupun sebaliknya untuk menyimpan suatu bit rendah. 


D Flip-flop

D Flip-flop merupakan rangkaian flip-flop RS yang dikembangkan. Pada D flip-flop, inputan yang tadinya R dan S dijadikan satu menjadi D saja.


0 comments:

Post a Comment

 
 
Copyright © prisma anandito
Blogger Theme by BloggerThemes Design by Diovo.com